晶心科攻RISC-V完整解決方案 結盟多國設計服務供應商
MoneyDJ新聞 2018-08-03 10:28:25 記者 新聞中心 報導 CPU IP供應商晶心科技(6533)宣布,已於近日啟動RISC-V授權設計服務中心專案,與數家業界優質ASIC/ SoC設計服務供應商簽署共同推廣合約,並預計在未來數月之內達成全球簽署二十家授權設計服務中心的目標。目前已簽署之RISC-V授權設計服務中心包括ASIC Land(韓國)、芯恩(青島)集成電路公司及XtremeEDA(美國),協定由晶心科授權RISC-V為基礎架構之特定處理器核心IP,再由授權夥伴提供終端客戶設計服務,提供完整之RISC-V處理器系統晶片設計方案。
晶心科表示,RISC-V是加州柏克萊大學起草的一個開放式的指令集架構(ISA),其特點是精簡、可模組化、可擴充。而其彈性及開放式架構的特性已帶動生態系快速的成長。在RISC-V基金會成立之後,RISC-V ISA在CPU領域引起高度矚目,目前已有多家大型系統公司及IC設計公司加入RISC-V陣營共同推動RISC-V技術繼續的發展。由於RISC-V之精簡、可擴展之架構,其應用包含ADAS、AI、IoT、Networking、Storage以及其他多項新興熱門領域,配合其具有爆發成長潛能之生態系,其未來發展不可限量。
晶心科並指出,公司具十餘年設計低功耗、高效能32/64位元處理器核心經驗,內嵌AndesCore核心之晶片出貨量也已達25億顆。身為RISC-V創始會員,晶心科定位是將此開發經驗帶入RISC-V架構的開發中,以帶領RISC-V進入主流市場。舉例來說,其將過去發展的指令集及系統架構優勢與RISC-V架構鎔鑄一爐,建構出相容於RISC-V的晶心科第五代指令集架構家族AndeStar V5。
在近日矽谷的第七屆RISC-V研討會上,晶心科提出了DSP指令集作為RISC-VP-延伸指令集(Packed SIMD)基礎,該DSP指令集乃基於晶心科產品D10及D15處理器的數位訊號處理器指令集(DSP ISA)衍生而來。此外,晶心科積極參與RISC-V開源軟體;從編譯器、程式庫、除錯器到Linux核心等重要開源軟體,其都是RISC-V的主要貢獻者。
晶心科也表示,32位元之AndesCore N25和64位元之AndesCore NX25即以AndeStar V5指令集為基礎;這兩個功能強大且高度可配置之RISC-V CPU核心,自從去(2017)年第四季發布以來,因其在高效能、低功耗和小面積等卓越表現而受到了業界廣泛關注與歡迎。晶心科還提供N25和NX25SoC平台,可將CPU子系統與總線矩陣(bus matrix)和周邊IP預先整合(pre-integrated),以便簡化設計工程師進行系統轉移和集成,從而快速啟動SoC設計。
為了完整發揮N25和NX25的效能,晶心科表示,公司亦提供高度優化的編譯器及功能完整的整合開發環境(IDE),以幫助客戶在最短時間增加其終端產品的競爭力。除此之外,晶心科計畫於今年第三季繼續推出四款基於RISC-V架構,支援浮點運算及Linux之最新CPU Cores:N25F、A25、NX25F及AX25。
晶心科並指出,公司推出之RISC-V核心已經陸續獲得台灣、中國大陸、美國等多個客戶採用,也將持續擴大與優質設計服務供應商之結盟計畫,以提供終端客戶系統快速開發之全新動能,協助其達到Time to market之目標。
|