LVDS
人氣(48953)
低電壓差動訊號傳輸(Low Voltage Differential Signaling,LVDS)是一種可滿足對高效能資料傳輸應用需求的技術。同時,這項技術可以使系統供電電壓減低到2V。此技術是以ANSI/TIA/EIA-644 LVDS介面標準為基礎。
LVDS技術的特色便是330mV(最低250mV與最高450mV)的低電壓差動訊號與快速的轉換時間,讓產品能夠達到從100 Mbps到1 Gbps以上的高資料傳輸速度。此外,低電壓擺幅也可以將消散的電力減至最少,同時提供差動傳輸的優點。
LVDS技術是應用在簡單的線性驅動器與接收器實體層級器件中,以及更複雜的介面通訊晶片組中。通道連結晶片組多路傳輸與解多路傳輸會降低TTL訊號線的速度,以提供一個精細、高速、低耗電的LVDS介面。這些晶片組可顯著降低系統的連接線與連接插頭的成本,也可以減少連接插頭佔用的實體空間。
LVDS於1994年由美國國家半導體公司提出的一種信號傳輸模式,它是一種標準,它在提供高資料傳輸率的同時會有很低的功耗,另外它還有許多其他的優勢: 1、低電壓電源的相容性
2、低雜訊
3、高雜訊抑制能力
4、可靠的信號傳輸
5、能夠集成到系統級IC內
使用LVDS技術的的產品資料速率可以從幾百Mbps到2Gbps。它是電流驅動的,通過在接收端放置一個負載而得到電壓,當電流正向流動,接收端輸出為1,反之為0,而他的擺幅為250mv-450mv。
|
|
|
|